单片机解密  |  芯片解密  |  IC解密  |  PCB抄板  |  PCB设计  |  样机调试  |  SMT加工
  中文版   English
网站首页 芯片解密 PCB抄板 PCB设计 样机调试和维修 研发&加工 成功案例 技术支持 联系我们
 
技术支持
解密技术专栏
关于知识产权
PCB设计技术资料
PCB布线设计与制造
手机设计指南
EMC设计指南
关于硬件焊接技术
IC设计软件的功能简介
 

服务热线:086-0755-6132 7576
技术资讯热线:(0)131 4588 8476

联系人:李小姐 郭小姐
传真(fax):+086-0755-6132 7576
E-mail:pcbco@126.com

    pcbzwc@126.com

 
  您现在的位置:香港智微科技集团有限公司  >  技术支持  >  解密技术专栏
解密技术专栏
半导体业是有希望未来采用EUV技术
发布日期:2011/7/18   浏览次数:4670 次
  对于逻辑电路,STMicro的Thomas Skotnicki以为传统的CMOS制造工艺方法己不再合用。由于当器件的尺寸持续缩小时,因为己达极限很多缺陷显现。按IBM技术经理Mukesh Khare看法,如栅氧化层的厚度Tox再缩小有难题。另外,除非采用其它方法,由于跟着互连铜线的尺寸缩小铜线的电阻增大及通孔的电阻增大也是另一个挑战。
  对于存储器也面对若干挑战,三星的半导体研发中央总经理Minam Kim以为目前DRAM已达3xnm,及NAND已达2xnm,因而相对而言,NAND面对更大的挑战。
  在今年SEMICON West上将举办两小时讨论会,其中前一个小时讨论提高前辈逻辑工艺中有关材料与工艺的发展,而另一小时讨论下一代存储器。
  在逻辑电路部门,演讲者将提出未来逻辑器件的方向:三维器件结构,如FinFET及多栅MugFETs,以及基于超薄衬底SOI(UTB-SOI)的全阻挡层平面晶体管。第三位的演讲是异质结构IC,即从硅沟道移向锗及III-V族材料。
  垂直型晶体管提供更佳的功能及良好的静电控制,显然制造工艺面对挑战。避免过量的从鳍的底到鳍的顶之间鳍的宽度变化是个挫折。另外如何找到接触的引出点也是难题,最后从技术角度必需把垂直器件的stressors考虑进去。
  基于超薄SOI(绝缘体上半导体)衬底结构的晶体管有上风,同样面对挑战,将由法国电子与通信技术(leti)的 CEA 研究中央的TechXPOT专家来主导讨论。Leti己有讲演在6nm有效硅层上,与顶上有10nm埋层氧化层(BOX)做出高机能的晶体管。题目是在如斯薄层的硅片是否能够提供相容的材料厚度和可接受的硅片本钱。
  存储器制造商同样面对它自已的题目。研究职员正提出多种方法来解决本日电荷型存储器,包括设计及利用各种新的材料。一种叫电阻 RAMs(ReRAMs),它是利用脉冲电压加到金属氧化层上通过电流的改变而导致材料电阻的差异,來表示1或者0。有些ReRAMs长短挥发机能嵌入逻辑芯片中。也有另一些ReRAMs速度特别快,可能提供本日DRAM之后的一种解决方法。
  研究小组正在开发spin torque transfer RAMs(STT-RAMs),或称磁阻存储器MRAMs,它的工作原理是利用微小电流将磁矩反转而实现1或者0。另外如三星,Numonyx据报道正在开发相移存储器(PC RAM),并己出样品。
  最后存储器公司是决心信念十足,它们已能把提高前辈的NAND闪存芯片放到存储器单元的顶端构成3D堆叠封装。这样的单元阵列晶体管(CAT)存储器已能把 16-32个存储器单元连在一起。NAND闪存技术己能到20nm以下。另有研究小组正在开发垂直沟道存取晶体管(VCAT),犹如平面晶体管结构一样的器件。
  对于EUV,有一个演讲是讨论激光等离子体光源(LPP),以及另一类放电等离子体光源(DPP)。两个演讲将分类各种光源的定义,以及它们的检测尺度。
  在SEMICON West上另一个热门是光刻技术能否达到15nm的经济制造?半导体业是有但愿未来采用EUV技术。同时,在这里借用英特尔Sam Sivakumar的一句话”业界争相延伸193nm光刻技术”。

关于智微 | 单片机解密 | IC解密 | 线路板设计 | 电路板设计 | 线路板抄板 | 电路板抄板 | PCB改板 | 新闻中心 | 联系我们

Copyright © 2002-2011 香港智微科技集团有限公司 粤ICP备11056845号 全国统一服务热线:0755-61327576  13145888476